datasheetbank_Logo
Integrated circuits, Transistor, Semiconductors Search and Datasheet PDF Download Site

MCD212 View Datasheet(PDF) - Motorola => Freescale

Part Name
Description
View to exact match
MCD212 Datasheet PDF : 87 Pages
1 2 3 4 5 6 7 8 9 10 Next Last
LIST OF TABLES
Table
No. Title
Page
No.
3–1 Address Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3–3
3–2 DTACK Delay for ROM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3–3
4–1 Address Map of the DRAM Banks . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4–2
4–2 Memory Address Distribution . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4–4
4–3 CAS1 and CAS2 Assertion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4–4
4–4 Implementing 256K x 4 DRAM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4–5
4–5 Implementing 1M x 4 DRAM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4–6
4–6 Implementing 256K x 16 DRAM . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4–6
5–1 Normal Full–screen Display Resolution . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–2
5–2 Horizontal Resolution . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–2
5–3 Scan Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–3
5–4 Vertical Resolution in the Non–interlace Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–4
5–5 Horizontal Synchronization Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–4
5–6 Vertical Synchronization Timing (in lines) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–5
5–7 Vertical Synchronization Timing (in lines) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–5
5–8 ICA Pointer Addresses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–6
5–9 ICA1/DCA1 and ICA2/DCA2 Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–7
5–10 Possible DCA1/DCA2 Fetches per Line . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–8
5–11 ICA Control Instructions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–8
5–12 DCA Control Instructions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–9
5–13 Register Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–10
5–14 CLUT Color Register 0–63 — Address h80 – hBF . . . . . . . . . . . . . . . . . . . . . . . . . 5–10
5–15 CLUT RAM Addresses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–11
5–16 Image Coding Method Register – Address hC0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–11
5–17 CM1x, CM2x: Coding Method for Plane A, B . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–11
5–18 Transparency Control Register – Address hC1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–12
5–19 Transparency Control Register – Address hC1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–12
5–20 Plane Order Register – Address hC2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–12
5–21 Plane Order . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–13
5–22 CLUT Bank Register – Address hC3 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–13
5–23 Bank Select . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5–13
5–24 Transparent Color Register – Address hC4 – hC6 . . . . . . . . . . . . . . . . . . . . . . . . . 5–13
MOTOROLA
MCD212
vii

Share Link: 

datasheetbank.com [ Privacy Policy ] [ Request Datasheet ] [ Contact Us ]