
EXPANDED LOGIC DIAGRAM
MC54/74HC164
8
CLOCK
1
A1
2
A2
RESET 9
DQ
R
DQ
R
DQ
R
DQ
R
DQ
R
DQ
R
DQ
R
DQ
R
3
4
5
6
10
11
12
13
QA
QB
QC
QD
QE
QF
QG
QH
CLOCK
A1
A2
RESET
QA
QB
QC
QD
QE
QF
QG
QH
TIMING DIAGRAM
High–Speed CMOS Logic Data
3–5
DL129 — Rev 6
MOTOROLA