PIC16(L)F1824/1828
TABLE 1: 14-PIN AND 16-PIN ALLOCATION TABLE (PIC16F/LF1824)
RA0 13 12 AN0 VREF- CPS0 C1IN+
—
—
DACOUT
RA1 12 11 AN1 VREF+ CPS1 C12IN0- SRI
—
RA2 11 10 AN2
—
CPS2 C1OUT SRQ T0CKI
RA3 4 3 —
—
—
—
—
T1G(1)
—
—
CCP3
FLT0
—
TX(1)
CK(1)
RX(1)
DT(1)
—
—
RA4 3 2 AN3
—
CPS3
—
—
T1G(1) P2B(1)
—
T1OSO
RA5 2 1 —
—
—
—
—
T1CKI CCP2
—
T1OSI P2A(1)
RC0 10 9 AN4
—
CPS4 C2IN+
—
—
P1D(1)
—
RC1 9 8 AN5
—
CPS5 C12IN1- —
—
CCP4
P1C(1)
RC2 8 7 AN6
—
CPS6 C12IN2- —
—
P1D(1)
P2B(1)
RC3 7 6 AN7
—
CPS7 C12IN3- —
—
CCP2(1)
P1C(1)
P2A(1)
RC4 6 5 —
—
—
C2OUT SRNQ
—
P1B
RC5 5 4 —
—
—
—
—
—
VDD 1 16 —
—
—
—
—
—
VSS 14 13 —
—
—
—
—
—
Note 1: Pin function is selectable via the APFCON0 or APFCON1 registers.
CCP1
P1A
—
—
—
—
—
TX(1)
CK(1)
RX(1)
DT(1)
—
—
—
—
—
SS(1)
SDO(1)
—
SCL
SCK
SDA
SDI
SDO(1)
SS(1)
—
—
—
—
IOC
—
Y ICSPDAT
ICDDAT
IOC
—
Y ICSPCLK
ICDCLK
INT/
—
Y
—
IOC
IOC
—
Y
MCLR
VPP
IOC
—
Y
OSC2
CLKOUT
CLKR
IOC
—
Y
OSC1
CLKIN
—
—
Y
—
—
—
Y
—
— MDCIN1 Y
—
— MDMIN Y
—
— MDOUT Y
—
— MDCIN2 Y
—
—
—
—
VDD
—
—
—
VSS
2010 Microchip Technology Inc.
Preliminary
DS41419B-page 7