PIC16(L)F1824/1828
TABLE 2: 20-PIN ALLOCATION TABLE (PIC16F/LF1828)
RA0 19 16 AN0 VREF- CPS0 C1IN+
—
—
—
DACOUT
RA1 18 15 AN1 VREF+ CPS1 C12IN0- SRI
—
—
RA2 17 14 AN2
—
CPS2 C1OUT SRQ T0CKI
CCP3
FLT0
RA3 4 1
—
—
—
—
T1G(1)
—
RA4 3 20 AN3
—
CPS3
—
—
T1G(1)
T1OSO
P2B(1)
RA5 2 19 —
RB4 13 10 AN10
—
—
—
—
CPS10
—
—
T1CKI
CCP2(1)
T1OSI
P2A(1)
—
—
RB5 12 9 AN11
—
CPS11
—
—
—
—
RB6 11 8 —
—
—
—
—
—
—
RB7 10 7 —
—
—
—
—
—
RC0 16 13 AN4
—
CPS4 C2IN+
—
—
RC1 15 12 AN5
—
CPS5 C12IN1- —
—
RC2 14 11 AN6
—
CPS6 C12IN2- —
—
RC3 7 4 AN7
—
CPS7 C12IN3- —
—
RC4 6 3 —
—
— C2OUT SRNQ —
—
P1D(1)
P1C(1)
P1D(1)
P2B(1)
P1C(1)
CCP2(1)
P2A(1)
P1B
RC5 5 2 —
—
—
—
—
—
RC6 8 5 AN8
—
CPS8
—
—
—
CCP1
P1A
CCP4
RC7 9 6 AN9
—
CPS9
—
—
—
—
VDD 1 18 —
—
—
—
—
—
—
Vss 20 17 —
—
—
—
—
—
—
Note 1: Pin function is selectable via the APFCON0 or APFCON1 registers.
—
—
—
—
—
—
—
RX(1)
DT(1)
—
TX(1)
CK(1)
—
—
—
—
TX(1)
CK(1)
RX(1)
DT(1)
—
—
—
—
—
—
—
—
—
—
SDA1
SDI1
—
SCL1
SCK1
—
—
—
—
—
IOC
—
IOC
—
INT/
—
IOC
IOC
—
IOC
—
IOC
—
IOC
—
Y ICSPDAT/
ICDDAT
Y ICSPCLK/
ICDCLK
Y
—
Y(4)
MCLR
VPP
Y
OSC2
CLKOUT
CLKR
Y
OSC1
CLKIN
Y
—
IOC
—
Y
—
IOC
—
Y
—
IOC
—
Y
—
—
—
Y
—
—
—
Y
—
— MDCIN1 Y
—
— MDMIN Y
—
—
— MDOUT Y
—
—
— MDCIN2 Y
—
SS
—
—
Y
—
SDO
—
—
Y
—
—
—
—
—
VDD
—
—
—
—
VSS
DS41419B-page 10
Preliminary
2010 Microchip Technology Inc.